D Flip-Flop-це інформаційний пристрій пам'яті з функцією пам'яті та двома стабільними станами для зберігання 1-бітових бінарних даних.Це найосновніша логічна одиниця, яка становить різноманітні схеми часу, а також важлива ланцюг одиниці в цифрових логічних схемах.Тому D Flip-Flop має широкий спектр додатків у цифрових системах та комп'ютерах.Flip-Flop має два стабільні стани, тобто 0 і 1. Під дією зовнішніх сигналів він може перевернутись з одного стабільного стану в інший.
D-флоп (фліп-флоп або затримка фліп-флоп) складається з чотирьох і не злегк, з яких G1 і G2 утворюють основний фліп-флоп.Коли фліп-флоп-фліп працює в режимі-тригер, сигнал повинен бути введений до того, як надійде край стрибка сигналу.Якщо тривожний сигнал присутній на вході під час високого рівня CP, стан фліп-флопа може бути помилковим.Однак тригери Edge дозволяють вводити сигнал на секунду, перш ніж спрацьовувач КП годинника.Це значно скорочує час для порушення введення, тим самим зменшуючи можливість втручання.Flip-Flop Edge D також відомий як фліп-флоп, що блокує стійку.Flip-Flop Edge D можна зробити шляхом з'єднання двох дертів D-Flops у серії, але CP першого D-флопу потрібно перевернути за допомогою не-ворота.
74LS74-це подвійний D-флоп-чіп, виготовлений напівпровідником Fairchild.Його можна використовувати як осцилятор, реєстр, регістр зсуву та лічильник частотного відділу.Він має характеристики низького споживання електроенергії, високого коефіцієнта відхилення шуму та широкого діапазону робочої напруги, що робить його широко використовується в дизайні цифрових ланцюгів.Кожен пристрій містить два однакові, незалежні блоки спрацювання кромки.
• CD74ACT74
• HEF40312b
• MC74F74
• SN74ALS74
• 74HCT74
• 74LVC2G80
74LS74 має 16 штифтів, а їх імена та функції такі.
Штифт 1 (1Clr (BAR)): Скидає фліп -флоп, очистивши його пам'ять
Штифт 2 (1d): вхідна штифта фліп -флопа
PIN 3 (1CLK): Ці шпильки повинні бути забезпечені тактовим імпульсом для фліп -флопа.
PIN 4 (1PRE (BAR)): Ще один вхідний штифт для фліп -флопа
Штифт 5 (1Q): Вихідний штифт Flip Flop
Штифт 6 (1Q '(BAR)): перевернутий вихідний штифт Flip Flop
PIN 7 (VSS): підключений до землі системи
PIN 8 (2Q '(BAR)): перевернутий вихідний штифт Flip Flop
Штифт 9 (2q): Вихідний штифт фліп -флопа
Штифт 10 (2PRE (BAR)): Ще один вхідний штифт для Flip Flop
Штифт 11 (2CLK): Ці шпильки повинні бути забезпечені тактовим імпульсом для фліп -флопа.
Штифт 12 (2d): вхідна штифта фліпа флопа
PIN 13 (2Clr (BAR)): Скидає фліп -флоп, очистивши його пам'ять
PIN 14 (VDD/VCC): Потужність ІС, як правило, 5В
• Процес активації є простим, а швидкість його реакції швидка.
• Він приймає подвійну конфігурацію пакету з фліп-флопом IC.
• Мінімальне значення вхідної напруги модуля-два вольт.
• 74LS74 вимагає стабільної напруги живлення для належної роботи та має більш високі вимоги до управління живленням.
Перейк 74LS74 оснащений парою D-Flops, кожна з яких містить два вхідні клеми (D та годинник) та два вихідні клеми (q та /q).Ці D-флопи працюють з позитивним спрацюванням краю, що означає, що дані оновлюються під час підйому краю тактового сигналу.
Коли надходить підйомний край годинника, значення вхідного сигналу D буде зберігатися всередині воріт передачі на рівні воріт D-Flop.Коли надходить підйомний край годинника, значення, що зберігається всередині D-Flop, буде оновлено відповідно до типу фліп-флопа, а оновлене значення буде виведено через вихідні клеми q та /q.
На малюнку нижче є технічні параметри SN74LS74AN.
• Блокування пристрою
• Дільник годинника
• Снучко -ланцюг
• Генератор імпульсів
• Пристрій реєстрації перемикання
• Механізм замикання
• Схема модуляції FSK
Зображення вище - це дистанційне керування, що складається з 74LS74.Блок живлення цієї схеми використовує конденсатор, що ступив напівхвильовий випрямляч.Безпеку потрібно звернути увагу при створенні цього дизайну.Зазвичай, оскільки плата схеми має потужність мережі 220 В, ми повинні забезпечити правильну роботу.Ми підключимо штепсельну штепсельну пошту побутового приладу, який вимагає дистанційного керування в Power Socket CZ, і тоді ми можемо почати його використовувати.Кожен ключ на передавачі дистанційного керування має унікальний код передачі, що призводить до чітких ефектів при використанні кожного ключа.Крім того, метод кнопки та метод експлуатації також вплине на управління.
7474-це пристрій, що викликає край.Вихід Q зміниться лише на краю імпульсу тригера входу.Невеликий трикутник на вході годинника (CP) символу вказує на те, що пристрій є позитивним спрацьовуванням краю.
IC 74LS74-це спрацьована кромка, що спрацьовує Double D типу D, що складається з чітких попередньо встановлених та комплементарних вихідних терміналів.Він має можливість зберігати дані у вигляді бінарних чисел, а також оснащені функціями, які зберігають дані, можуть бути змінені при необхідності.
Експлуатація фліп-флопа є просто.Живити ІС за допомогою штифтів VCC та GND.Як згадувалося раніше, кожен фліп-флоп функціонує незалежно.Підключіть вхідні сигнали до штифтів 2 та 3, щоб залучити перший фліп-флоп, а вихід відображав на штифті 5 та 6.
Трикутник вказує на те, що сигнал годинника є спрацьованим краєм.Коло вказує на те, що сигнал низький актив (тобто перевернута).74LS74 має тригерний годинник з позитивним вдосконаленням (низький до високого).
Flop Flop фіксує значення D-входу на певній частині годинникового циклу (наприклад, піднімається край годинника).Це захоплене значення стає виходом Q.В інший час вихід Q не змінюється.F-флоп D можна розглядати як комірку пам'яті, утримування нульового порядку або лінію затримки.
2024-07-22
2024-07-22
Електронна пошта: Info@ariat-tech.comHK TEL: +00 852-30501966ДОДАТИ: Rm 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon, Гонконг.